• 产品
  • 求购
  • 公司
  • 品牌
  • 招商
  • 头条
当前位置: 首页 » 头条 » 能源行业 » 正文

芯片上的集成2D封装介绍- 合明科技

发布日期:2023-05-17 16:13:32     来源:芯片封装清洗     作者:合明科技     浏览次数:58
核心提示:芯片上的集成2D封装介绍~芯片上的集成主要以2D为主,晶体管以平铺的形式集成于晶圆平面;同样,PCB上的集成也是以2D为主,电子元器件平铺安装在PCB表面,因此,二者都属于2D集成。而针对于封装内的集成,情况就要复杂的多。

今天小编为大家带来一篇关于芯片上的集成2D封装介绍~

电子集成技术分为三个层次,芯片上的集成,封装内的集成,PCB板级集成,其代表技术分别为SoC,SiP和PCB(也可以称为SoP或者SoB)

芯片上的集成主要以2D为主,晶体管以平铺的形式集成于晶圆平面;同样,PCB上的集成也是以2D为主,电子元器件平铺安装在PCB表面,因此,二者都属于2D集成。而针对于封装内的集成,情况就要复杂的多。

电子集成技术分类的两个重要判据:1.物理结构,2.电气连接(电气互连)。

2D封装

2D封装是指在基板的表面水平安装所有芯片和无源器件的集成方式。2D封装上包括FOWLP、FOPLP等技术。

物理结构:所有芯片和无源器件均安装在基板平面,芯片和无源器件和 XY 平面直接接触,基板上的布线和过孔均位于 XY 平面下方;电气连接:均需要通过基板(除了极少数通过键合线直接连接的键合点)

1.台积电的InFO:

1-芯片上的集成2D封装介绍~合明科技.png

台积电在2017年开发的InFO技术。InFO技术与大多数封装厂的Fan-out类似,可以理解为多个芯片Fan-out工艺的集成,主要区别在于去掉了silicon interposer,使用一些RDL层进行串连(2016年推出的iPhone7中的A10处理器,采用台积电16nm FinFET工艺以及InFO技术)。

2.日月光的eWLB:与台积的InFO类似,都属于Fan-out技术

2--芯片上的集成2D封装介绍~合明科技.png

3.另外,还有一种2D+ 集成

2D+集成是指的传统的通过键合线连接的芯片堆叠集成。也许会有人问,芯片堆叠不就是3D吗,为什么要定义为2D+集成呢?

主要基于以下两点原因:

1)3D集成目前在很大程度上特指通过3D TSV的集成,为了避免概念混淆,我们定义这种传统的芯片堆叠为2D+集成;

2)虽然物理结构上是3D的,但其电气互连上均需要通过基板,即先通过键合线键合到基板,然后在基板上进行电气互连。这一点和2D集成相同,比2D集成改进的是结构上的堆叠,能够节省封装的空间,因此称之为2D+集成。

物理结构:所有芯片和无源器件均地位于XY平面上方,部分芯片不直接接触基板,基板上的布线和过孔均位于XY平面下方;

电气连接:均需要通过基板(除了极少数通过键合线直接连接的键合点)

3--芯片上的集成2D封装介绍~合明科技.png

4. 芯片封装清洗

芯片封装清洗合明科技研发的水基清洗剂配合合适的清洗工艺能为芯片封装前提供洁净的界面条件。

水基清洗的工艺和设备配置选择对清洗精密器件尤其重要,一旦选定,就会作为一个长期的使用和运行方式。水基清洗剂必须满足清洗、漂洗、干燥的全工艺流程。

污染物有多种,可归纳为离子型和非离子型两大类。离子型污染物接触到环境中的湿气,通电后发生电化学迁移,形成树枝状结构体,造成低电阻通路,破坏了电路板功能。非离子型污染物可穿透PC B 的绝缘层,在PCB板表层下生长枝晶。除了离子型和非离子型污染物,还有粒状污染物,例如焊料球、焊料槽内的浮点、灰尘、尘埃等,这些污染物会导致焊点质量降低、焊接时焊点拉尖、产生气孔、短路等等多种不良现象。

这么多污染物,到底哪些才是z备受关注的呢?助焊剂或锡膏普遍应用于回流焊和波峰焊工艺中,它们主要由溶剂、润湿剂、树脂、缓蚀剂和活化剂等多种成分,焊后必然存在热改性生成物,这些物质在所有污染物中的占据主导,从产品失效情况来而言,焊后残余物是影响产品质量z主要的影响因素,离子型残留物易引起电迁移使绝缘电阻下降,松香树脂残留物易吸附灰尘或杂质引发接触电阻增大,严重者导致开路失效,因此焊后必须进行严格的清洗,才能保障电路板的质量。

推荐使用合明科技水基清洗剂产品。


头条分类

头条排行

相关资讯